Compact Double-Gate Metal-Oxide-Semiconductor Field Effect Transistor Model for Device/Circuit Optimization
N. Sadachika
págs. 1379-1381
© 2001-2024 Fundación Dialnet · Todos los derechos reservados
Coordinado por: