Para realizar la síntesis de circuitos secuenciales con secuencia de estados prefijados de antemano, es bien conocido el llamado método e los estados, mediante el cual se pueda realizar esa síntesis con cualquier tipo de "flip-flop" corresondientes Por este procedimiento, es necesario escribir la secuencia de estados en forma de ceros y unos lógicos por medio de ciertas reglas, que dependen del tipo de "flip-flop" correspondientes en forma de suma de minterms, las cualess han de ser minimizadas posteriormente en un mapa de Karnaugh.
Nosotros pesentamos en este trabajo un método de síntesis de estos circuitos que es algebraico en la obtención de las funciones lógicas de entrada a los "flip-flop"
© 2001-2024 Fundación Dialnet · Todos los derechos reservados