En este trabajo se presenta una nueva estructura para multiplicadores digitales, derivada de la estrategias carry-save, y a la que se denomina "Shared Row". Este tipo de multiplicador puede ser fácilmente implementado sobre silicio, ofreciendo un buen factor de tiempo de ejecución por área ocupada. La estrategia utilizada en esta estructura consiste en convertir el flujo espacial de información habitual de las arquitecturas multiplicadoras en un flujo temporal, con lo cual se reduce el número de células (área ocupada) necesarias para llevar a cabo el algoritmo de multiplicación.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados