Ayuda
Ir al contenido

Dialnet


Resumen de ASIC para control de bus VME

Mark Rocky, Josep-Lluis Molinet

  • Este proyecto que está actualmente en desarrollo, consiste en realizar un dispositivo para controlar el interface entre el bus VME y una placa de aplicación. Un sistema VME normalmente consiste en una placa maestra (master) que contiene un interface completo y algunas placas esclavas (slaves) que contienen interfaces limitados. Por lo tanto, el número de placas que incorporan un interface limitado es mucho mayor que el número de placas con un interface completo. Ya existen comercialmente dispositivos que hacen el interface completo. El problema con éstos es la complejidad y por lo tanto el precio del componente. Hasta ahora habían dos posibilidades para los diseñadores de placas esclavas VME, o bien incorporar un interface completo, utilizando solamente una parte del funcionamiento, o bien diseñar el interface con componentes discretos o PALs etc, lo que puede significar hasta la mitad del espacio disponible en una placa de tamaño simple. El ASIC bajo desarrollo se diseña para hacer un tnterface limitado que incorpora lo necesario para una placa esclava que podría incorporar un interruptor e incluso el controlador del sistema.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus