Se describe la realización de un circuito integrado que realiza la conversión de coordenadas polares a cartesianas, facilitando la presentación en un monitor tipo raster de las imágenes proporcionadas por un radar. La generación de las funciones seno y coseno se realiza mediante un mecanismo de interpolación lineal que minimiza el área de silicio utilizada en el chip y hace posible su realización mediante una metodología de diseño semi-custom. El empleo de cinco etapas de pipeline permite alcanzar una velocidad de operación próxima a los 25MHz, manteniendo una precisión de 14 bits en la conversión.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados