Ayuda
Ir al contenido

Dialnet


Resumen de Realización de un procesador FFT en tecnología GaAs

Roberto Sarmiento, R. Esper Chaín, Jose Francisco López Feliciano, Valentín de Armas Sosa

  • En este artículo se presenta el diseño de un procesador para la realización de la transformada compleja de Fourier (CFFT) en la tecnología de 0.8 μm de Vitesse en Arseniuro de Galio (GaAs). El procesador está basado en el algoritmo CORDIC en el cual las funciones elementales se realizan usando únicamente sumas y desplazamientos. El procesador evalúa una FFT con 1024 puntos de datos complejos de 16 bits en menos de 11 μs, y tiene un consumo ligeramente superior a los 12 W.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus