F. Javier Escribá, Juan Antonio Carrasco López
En este trabajo se presenta un diseño modular de un sumador autotemporizado que utiliza dos cadenas Manchester para propagar los acarreos. El sumador satisface las condiciones de temporización típicas de un diseño asíncrono basado en el modelo "bundled-data, bounded-delay". Con una complejidad (número de transistores) similar a la de otros sumadores autotemporizados, que propagan los acarreos usando lógica DCVSL ("differential cascode switch level logic") o lógica dominó, el sumador propuesto es significativamente más rápido. Para distribución uniforme de los operandos y una longitud de 32 bits, el sumador, diseñado con una tecnología CMOS de 1.6 μm, tiene un retardo medio de 8.4 ns, mientras que un sumador de propagación realizado con lógica DCVSL tiene un retardo medio de 12.6 ns.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados