Este trabajo se presenta la implementación de la arquitectura de un algoritmo de análisis de componentes independientes (ICA) en un dispositivo de arreglo de compuertas programable en campo (FPGA) utilizando el lenguaje de descripción de hardware (HDL) Verilog, que atenúa el ruido en las llamadas telefónicas. El algoritmo utilizado es el de maximización de la información llamado INFOMAX, el cual fue desarrollado por Te-Won Lee y mediante el cambio en las condiciones de operación evita la saturación de los pesos sinápticos. Los resultados arrojaron una atenuación del ruido de aproximadamente 30 dB.
© 2001-2025 Fundación Dialnet · Todos los derechos reservados