Ayuda
Ir al contenido

Dialnet


Diseño de módulos I2C en FPGA de la familia Altera

  • Autores: Dilaila Criado Cruz, Jorge Cabot, Víctor Escartín
  • Localización: Revista Científica de Ingeniería Electrónica, Automática y Comunicaciones, ISSN-e 0258-5944, ISSN 1815-5928, Vol. 30, Nº. 1, 2009, págs. 8-14
  • Idioma: español
  • Enlaces
  • Resumen
    • En este trabajo se describe el diseño de un módulo I2C master utilizando registros del tipo FIFO, y de un módulo I2C esclavo, para implementar el protocolo I2C. Para el diseño se utilizó un FPGA (Field Programmable Gate Array), que mediante un lenguaje de descripción de hardware (HDL), permite realizar diseño de cualquier sistema digital. En esta aplicación se utilizó el lenguaje VHDL (Very High Speed Hardware Description Language) y la plataforma de desarrollo Quartus II versión 5. El módulo I2C master realizado en este trabajo se encarga de la comunicación entre un microcontrolador de la familia MSC51 y el módulo I2C esclavo con velocidades iguales o superiores a la que el estándar impone en los circuitos comerciales. El diseño fue realizado utilizando bibliotecas de módulos parametrizables conocidas por sus siglas en inglés LPM (Library Parametric Module) que ofrece Altera en el software utilizado. Estos módulos permiten disminuir el consumo de celdas optimizando el rendimiento, aunque el pago sea la no universalidad del código empleado. De esta forma se logro un diseño que puede ser utilizado en diferentes aplicaciones.  ARREGLAR


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno