Periodo de publicación recogido
|
|
|
A Novel Architecture for Programmable Fractional-N PLL
R. S. Rana
Analog integrated circuits and signal processing: An international journal, ISSN 0925-1030, Vol. 47, Nº 2, 2006, págs. 207-211
Sub-mA single ended CMOS low noise amplifier with 2.41 dB noise figure
R. S. Rana
Analog integrated circuits and signal processing: An international journal, ISSN 0925-1030, Vol. 48, Nº 2, 2006, págs. 79-83
Dual-Modulus Prescaler Based on Transmission Gates and Pseudo-PMOS Logic
R. S. Rana
Analog integrated circuits and signal processing: An international journal, ISSN 0925-1030, Vol. 43, Nº 1, 2005, págs. 105-115
Esta página recoge referencias bibliográficas de materiales disponibles en los fondos de las Bibliotecas que participan en Dialnet. En ningún caso se trata de una página que recoja la producción bibliográfica de un autor de manera exhaustiva. Nos gustaría que los datos aparecieran de la manera más correcta posible, de manera que si detecta algún error en la información que facilitamos, puede hacernos llegar su Sugerencia / Errata.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados