Periodo de publicación recogido
|
|
|
An Area-Effective Datapath Architecture for Embedded Microprocessors and Scalable Systems
S. Matsushita, M. Edahiro, N. Nishi, M. Yamashina, T. Inoue, Takaaki Manabe, S. Torii
IEICE transactions on electronics, ISSN 0916-8524, Vol. 84, Nº 8, 2001, págs. 1014-1020
A 1-GHz Portable Digital Delay-Locked Loop with Infinite Phase Capture Ranges
T. Nakano, Y. Matsushima, Y. Sumi, Takashi Sato, H. Yamashida, M. Yamashina, K. Minami, M. Mizuno, H. Yamaguchi
IEICE transactions on electronics, ISSN 0916-8524, Vol. 84, Nº 2, 2001, págs. 220-228
Device-Deviation Tolerant Elastic-Vt CMOS Circuits with Fine-Grain Power Control Capability
I. Sakai, M. Yamashina, M. Mizuno, H. Abiko, K. Furuta
IEICE transactions on electronics, ISSN 0916-8524, Vol. 81, Nº 9, 1998, pág. 1463
Compact Realization of Phase-Locked Loop Using Digital Control
M. Izumikawa, M. Yamashina
IEICE transactions on electronics, ISSN 0916-8524, Vol. 80, Nº 4, 1997, págs. 544-549
Esta página recoge referencias bibliográficas de materiales disponibles en los fondos de las Bibliotecas que participan en Dialnet. En ningún caso se trata de una página que recoja la producción bibliográfica de un autor de manera exhaustiva. Nos gustaría que los datos aparecieran de la manera más correcta posible, de manera que si detecta algún error en la información que facilitamos, puede hacernos llegar su Sugerencia / Errata.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados