Desde que en 1993 se presentaran al público los denominados Turbo Códigos, han sido muchos los esfuerzos por conseguir sistemas de codificación de canal basados en esquemas SISO (Soft Input Soft Output) que se aproximarán al límite de Shannon en sus prestaciones de tasa de corrección de errores. Posteriormente, en los albores del siglo 21, los códios denominados LDPC (Low Density Parity Check Codes) se alzaron como opción más eficiente para muchos de estos sistemas. Tanto para Turbo Códigos como para LDPCs, los diseñadores se encontraron con grandes problemas a la hora de implementar dichos esquemas, debido a los altos costes computacionales y grandes requerimientos de memoria que implicaban. Ha surgido así una creciente demanda de expertos a nivel sistema y a nivel arquitectural que sepan modificar los algoritmos manteniendo unas tasas de corrección aceptables a la vez que se consiga reducir los costes de implementación. Esta tesis se encuadra eneste ámbito. El trabajo se dividirá en dos grandes categorías según se refiera a Turbo Códigos o a LDPCs, y engloba aspectos relativos a la modificación algorítmica destinada a reducir el coste hardware, relativos a diseño de nuevas arquitecturas para diversos estándares e incluso relativos a optimizaciones en la unión de sistemas de codificación de fuente y codificación de canal. Destacar el desarrollo de nuevas arquitecturas para los codificadores de tres destacados estándares: el nuevo estándar de televisión digital vía satélite (DVB-S2), el sistema de codificación aportado por la Agencia Espacial Americana (NASA) como candidato para los futuros sistemas de codificación de canal de entornos de espacio profundo y el estándar IEEE 802.11n para wireless. La arquitectura para el primero de los estándares ha sido desarrollada en un proyecto para la Agencia Espacial Europea (ESA) y las otras dos en una estancia del doctorando en el JL (Jet Propulsion Laboratory) de la NASA.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados