En este trabajo se propone una metodologia de transformacion que permite obtener algoritmos sistolicos eficientemente realizables en hardware. La metodologia utiliza 5 transformaciones aplicables a algoritmos sistolicos y se describe como pueden ser utilizadas estas transformaciones para adaptar un algoritmo sistolico al hardware disponible para su ejecucion. En concreto, se describen tres aplicaciones de la metodologia: a) particionado automatico de algoritmos sistolicos, b) equilibrio de carga a nivel de ciclo y c) uso eficiente de unidades funcionales segmentadas. La metodologia es automatica. Concretamente, se ha desarrollado un modelo algebraico de representacion de algoritmos sistolicos y se han formalizado las transformaciones en base a dicho modelo. Ademas, se propone un conjunto de algoritmos para obtener los parametros de las transformaciones a aplicar en cada aplicacion.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados