Se ha desarrollado un metodo para la adaptacion de la arquitectura de un ordenador con el objetivo de aumentar la velocidad de ejecucion de los programas en el mismo, el metodo desarrollado se enmarca en la migracion vertical y consiste en la incorporacion de un coprocesador que en paralelo con la ejecucion por parte del procesador y sin añadir tiempo extra a la ejecucion por parte de este para cada sentencia del programa original ejecutada genere otra sentencia en un lenguaje de un nivel intermedio entre el que soporta el programa original y el nivel que lo interpreta de modo que en caso de que la sentencia original pertenezca a una estructura repetitiva durante la primera iteracion se cree la sentencia en lenguaje intermedio (sin añadir tiempo a la ejecucion normal) y en las siguientes iteraciones se ejecute esta en lugar de la original. Con ello se ahorran las fases de analisis de la sentencia validacion de tipo de datos etc. Generando un importante ahorro de tiempo y funcionando de modo transparente al usuario del sistema. Se ha desarrollado un simulador del comportamiento de un sistema que incorpore el coprocesador y con los resultados obtenidos con el se ha elaborado un modeloalgoritmico de comportamiento del sistema. Ello permite analizar y obtener la configuracion mas apropiada para cada sistema en particular.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados