System LSI: Challenges and Opportunities (INVITED)
pág. 213
pág. 221
VLSI Architecture Study of a Real-Time Scalable Optical Flow Processor for Video Segmentation
T. Katagiri, Y. Fukuyama, R. Yamamoto, M. Miyama, K. Imamura, H. Hashimoto, N. Minegishi, J. Miyakoshi, Y. Kuroda
pág. 230
pág. 243
H. Okada, Y. Arima, Y. Hashimoto, K. Sakata, I. Minematsu, Y. Itoh, H. Toda, K. Ishibashi, Tetsuya Fujimoto, T. Yamashita
pág. 250
Module-Wise Dynamic Voltage and Frequency Scaling for a 90 nm H.264/MPEG-4 Codec LSI (INVITED)
M. Hamada, F. Hatori, M. Murakata, M. Takahashi, Y. Oowaki, S. Shiratake, T. Fujiyoshi
pág. 263
pág. 271
pág. 280
Reducing Consuming Clock Power Optimization of a 90 nm Embedded Processor Core
K. Ogura, M. Kusaoke, M. Ishikawa, M. Ozawa, K. Takada, F. Arakawa, Y. Yamada, M. Abe, Y. Nitta
pág. 287
pág. 295
Circuits for CMOS High-Speed I/O in Sub-100 nm Technologies (INVITED)
K. Kanda, K. Gotoh, H. Ishida, J. Ogawa, H. Tamura, M. Kibune, H. Yamaguchi
pág. 300
pág. 434
pág. 437
pág. 440
© 2001-2024 Fundación Dialnet · Todos los derechos reservados