El siguiente diseño implementa una memoria RAM compuesta por 69 registros de 16 bits y su decodificador de acceso, de un microprocesador RISCII. Cada celda de la memoria está basada en dos inversores cruzados cuyo acceso se realiza mediante transistores complementarios que se comunican con el mismo nudo interno de la celda. La memoria se completa con un registro cero, una batería de buffers y un control de lectura-escritura. El decodificador está distribuido en dos niveles: el primero decodifica las direcciones y la ventana de trabajo y el segundo realiza el solapamiento.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados