En esta contribución se presenta una metodología de cálculo de tiempos de propagación en circuitos combinacionales implementados con la familia lógica DCFL/SDCFL sobre MESFETs en GaAs. Las variables independientes del modelo de estimación del retraso son las pendientes de las señales de entrada, las dimensiones de las puertas y la carga a las mismas. El modelo ha sido codificado en un analizador temporal prototipo que denominamos GASTIM. Los resultados de simulación muestran que el modelo predice el retraso con un error inferior al 15%. El tiempo de la CPU necesario en la simulación en tres órdenes de magnitud inferior que HSPICE.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados