págs. 3-8
Controlador de comunicaciones multi-protocolo para aplicaciones de backup automático
Juan Carlos Calderón, José Ramón Salvador, Rafael Valle Alarcón, Luis París García, Carles Ferrer
págs. 9-13
Un ASIC CMOS detector del Pitch
Rafael Escaño Quero, J Rodríguez, Francisco Javier Ríos Gómez, J. F. Martin
págs. 14-19
Diseño de memorias RAM estáticas BiCMOS de doble puerto
María Luisa López Vallejo, Rafael Burriel Lluna, Octavio Nieto-Taladriz
págs. 20-24
págs. 25-30
págs. 33-36
Verificación formal de circuitos digitales basada en simulación simbólica
Lluís Ribas Xirgo, Jordi Riera Baburés, J. Carrabina, Lluís Terés Terés
págs. 37-41
Un nuevo modelo de retraso para puertas lógicas CMOS
Manuel Jesús Bellido Díaz, Antonio José Acosta Jiménez, R. Nuñez, Ángel Barriga Barros, Manuel Valencia Barrero
págs. 42-47
págs. 48-52
GASTIM: Un analizador temporal para circuitos digitales en GaAs
Antonio Hernández Ballester, Luis Gómez Déniz, Antonio Núñez Ordóñez
págs. 53-58
Convectores de intensidad: una alternativa para el diseño de circuitos integrados analógicos
págs. 61-65
Filtros Sallen-Key basados en CCII+
Santiago Celma, Pedro Antonio Martínez Martínez, Inmaculada Gutiérrez
págs. 66-70
Circuito Winner-Take-All de alta precisión en modo de corriente
María Teresa Serrano Gotarredona, B. Linares-Barranco, José Luis Huertas Díaz
págs. 71-76
Filtros de onda programables en modo de corriente
Alberto Yúfera García, Adoración Rueda Rueda, José Luis Huertas Díaz
págs. 77-82
Concepto y diseño CMOS de operadores máximo multi-entrada en modo de corriente
F. Vidal, B. Linares-Barranco, Alfonso Gago Bohorquez, Miguel A. Rodríguez Vázquez
págs. 83-87
Un algoritmo de enumeración implícita basado en BDDS para el asignamiento óptimo de FSMS
María José Avedillo de Juan, José María Quintana Toledo, José Luis Huertas Díaz
págs. 91-96
Una herramienta para la construcción de multiplicadores óptimos en campos finitos
M.P. Parra, M.C. Baena, José María Quintana Toledo, José Luis Huertas Díaz
págs. 97-101
Fundamentos de la optimización de circuitos digitales mediante adición y eliminación de redundancias
págs. 102-107
Diseño de una unidad de control utilizando VHDL
Francisco J. Lanchares, Juan Manuel Sánchez Pérez, José Luis Imaña Pascual
págs. 111-116
Evaluación de estilos decriptivos VHDL a nivel RT en entornos de síntesis automática
Luis Berrojo, Pablo Pedro Sánchez Espeso, Eugenio Villar Bonet
págs. 117-122
Implementación VHDL de un algoritmo de detección de secuencia silábica
J Rodríguez, Francisco Javier Ríos Gómez, Rafael Escaño Quero, J. F. Martin
págs. 123-128
págs. 131-135
Realización de un controlador difuso mediante técnicas de condensadores en conmutación
Iluminada Baturone Castillo, Santiago Sánchez Solano, Ángel Barriga Barros, José Luis Huertas Díaz
págs. 136-141
Diseño de un modulador Sigma Delta MASH de 4º orden
Fernando Manuel Medeiro Hidalgo, Belén Pérez Verdú, Miguel A. Rodríguez Vázquez, José Luis Huertas Díaz
págs. 142-147
Controlador Borroso con definición simple de términos lingüísticos
Antonio J. Torralba Silgado, Francisco Colodro Ruiz, L. G. Franquelo
págs. 151-154
Circuito de control basado en lógica estocástica.: Aplicación a un motor de corriente continua
Antonio J. Torralba Silgado, E. Galván, E. Rodríguez, L. G. Franquelo
págs. 155-158
Implementación VLSI de un nuevo modelo de aprendizaje por refuerzo
Juan Ramón Heredia Larrubia, Gabriel Valencia Miranda, Francisco Sandoval Hernández
págs. 159-164
Diseño VLSI de un sistema para el control de tráfico ATM basado en redes neuronales
Alejandro Soult, Juan Ramón Heredia Larrubia, Gabriel Valencia Miranda, Francisco Sandoval Hernández
págs. 165-170
Acelerador gráfico para rotación de imágenes en procesos de rastreo
José Luis Martín, Gerardo Aranguren Aramendia, José Ángel Ezquerra Ventosa, Pedro Ibáñez Ereño, Juan José Zamora Belver
págs. 173-178
Antonio José Acosta Jiménez, Manuel Jesús Bellido Díaz, Ángel Barriga Barros, Manuel Valencia Barrero
págs. 179-184
págs. 185-190
págs. 191-196
Un A.O. CMOS de propósito general: un método de diseño
J. F. Martin, Francisco Javier Ríos Gómez, Rafael Escaño Quero, J Rodríguez
págs. 199-204
págs. 205-210
págs. 211-216
Diseño automático de celdas analógicas. Aplicación al diseño de amplificadores operacionales
J. Chávez, Miguel Ángel Aguirre, Antonio J. Torralba Silgado, L. G. Franquelo
págs. 217-221
CI's para control borroso por tabla de inferencia
Miguel Ángel Aguirre, E. Galván, Antonio J. Torralba Silgado, L. García Franquelo
págs. 225-227
Circuito defuzificador basado en lógica estocástica
F. Colodro Baldiviezo, Antonio J. Torralba Silgado, E. Ibáñez, L. G. Franquelo
págs. 228-230
Elemento de proceso multifunción para aceleración de inferencias en sistemas de producción borrosos
R. Ruiz, Senén Barro, P. Pérez, Alberto José Bugarín Diz, J.C. Martínez
págs. 231-236
Programabilidad en redes neuronales celulares
Rafael Domínguez Castro, Servando Espejo Meana, Ángel Benito Rodríguez Vázquez
págs. 237-242
Diseño CMOS de un controlador "Fuzzy-Singleton" en modo de transconductancia
F. Vidal, B. Linares-Barranco, Manuel Delgado Restituto, Alfonso Gago Bohorquez, Miguel A. Rodríguez Vázquez
págs. 243-249
Tecnología H-GaAs II de Vitesse: especificaciones y reflexiones
Juan Antonio Montiel Nelson, Valentín de Armas Sosa, Jose Francisco López Feliciano, Tomás Bautista
págs. 253-258
Contribución al diseño de osciladores CMOS controlados por cristal de muy alta estabilidad
Rosario Casanueva Arpide, María de Mar Martínez Solórzano, Francisco Javier Azcondo Sánchez, Salvador Bracho
págs. 259-264
págs. 265-268
págs. 269-274
págs. 275-279
págs. 283-288
págs. 289-294
págs. 295-300
Generación optimizada de vectores aleatorios ponderados para el autotest de circuitos VLSI
Miguel A. Miranda, Andrés Santos, Octavio Nieto-Taladriz, Carlos Alberto López Barrio
págs. 301-305
Resultados de ensayos de fiabilidad en memorias SRAM
M.A. García, Enrique Cordero, Q. Pérez, Juan Barbero Gonzalez, José Emilio Vila Aresté, J. Soria
págs. 306-312
Realización de un planificador inteligente para síntesis de alto nivel
Pedro Tabuenca Dopico, Pablo Pedro Sánchez Espeso, Eugenio Villar Bonet
págs. 315-319
Síntesis de alto nivel con criterios de testabilidad
Víctor Manuel Fernández Solórzano, Pablo Pedro Sánchez Espeso, Eugenio Villar Bonet
págs. 320-325
Síntesis de máquinas de control para circuitos asíncronos
Oriol Roig, Enric Pastor, Rosa M Badia, Jordi Cortadella Fortuny
págs. 326-331
Un enfoque global al problema de la síntesis de alto nivel
R. Moreno, Román Hermida Correa, Katzalin Olcoz, Daniel Mozos Muñoz
págs. 332-337
Selección de módulos por particionamiento borroso
Román Hermida Correa, María Inés Fernández Camacho, Francisco Tirado Fernández
págs. 338-343
Dispositivos programables por el usuario: productos disponibles y ejemplos de aplicaciones
págs. 347-350
Juan José Serrano Martín, Pedro Joaquín Gil Vicente, Ginés Benet Gilabert, J.M. Aspas Palacios, Rafael Ors Carot
págs. 351-356
Implementación de operadores on-line sobre FPGAs
Javier Morán Carrera, Ignacio de los Ríos Carmenado, Juan M. Meneses Chaus
págs. 357-362
Transformación de televisión digital al formato CCITT H.261 para su codificación en videoconferencia
César Sánz Alvaro, Eduardo Boemo Scalvinoni, Javier Morán Carrera, Sadot Alexandres Fernández, Juan M. Meneses Chaus
págs. 363-368
César Sánz Alvaro, Javier Morán Carrera, Eduardo Boemo Scalvinoni, Sadot Alexandres Fernández, Juan M. Meneses Chaus
págs. 369-373
Diseño de un receptor FSK con tecnología BiCMOS de alta velocidad
María T. López Márquez, J.F. Kukielka, Octavio Nieto-Taladriz
págs. 377-381
Diseño automático de celdas analógicas mediante técnicas basadas en simulación
Rafael Rodríguez Macías, Francisco V. Fernández Fernández, Miguel A. Rodríguez Vázquez, José Luis Huertas Díaz
págs. 382-387
Simulación estadística a nivel de comportamiento de convertidores A/D
Eduardo Jose Peralias Macias, Adoración Rueda Rueda, José Luis Huertas Díaz
págs. 388-393
Una técnica analógica para el diseño de circuitos integrados CMOS de "pixel" inteligente
Rafael Domínguez Castro, Servando Espejo Meana, Ángel Benito Rodríguez Vázquez
págs. 394-399
Modelado y simulación de comportamiento de convertidores A/D Sigma-Delta
Fernando Manuel Medeiro Hidalgo, Belén Pérez Verdú, Miguel A. Rodríguez Vázquez, José Luis Huertas Díaz
págs. 400-405
págs. 409-414
Circuitos de aplicación específica para la corrección digital de frecuencia
Julia C. Blanco, Francisco Javier Azcondo Sánchez, Juan Peire Arroba
págs. 415-420
Prototipos rápidos de filtros FIR
Eduardo Boemo Scalvinoni, Fernando Barbero Díaz, J. Faura, Juan M. Meneses Chaus, Carlos Alberto López Barrio
págs. 421-425
Detección concurrente de error en filtros MOSFET-C
Diego Vázquez García de la Vega, José Luis Huertas Díaz, Adoración Rueda Rueda
págs. 429-434
Aportaciones al diseño selectivo con bancos de filtros en sistemas de audio
J.A. Hidalgo, Antonio José Fernández Leiva, Juan Carlos Tejero Calado, Alfonso Gago Bohorquez
págs. 435-440
págs. 441-446
págs. 449-454
Procesador FFT, parte I: sección de control
Joanne F. Arguello, Javier Díaz Bruguera, Emilio López Zapata, Tomás Bautista, Valentín de Armas Sosa, Roberto Sarmiento
págs. 455-460
Procesador FFT, parte II: sección de procesamiento basada en CORDIC
Tomás Bautista, Valentín de Armas Sosa, Roberto Sarmiento, Juan Antonio Montiel Nelson, Joanne F. Arguello, Javier Díaz Bruguera, Emilio López Zapata
págs. 461-468
págs. 471-475
Un algoritmo para la generación del layout de circuitos analógicos
Juan A. Prieto, José María Quintana Toledo, Adoración Rueda Rueda, José Luis Huertas Díaz
págs. 476-481
Influencia del estilo de lay-out sobre los parámetros eléctricos del transistor MOS
Rafael Rodríguez Macías, B. Linares-Barranco, Miguel A. Rodríguez Vázquez
págs. 482-487
págs. 491-494
Un conversor D/A CMOS de alta resolución
Rafael Escaño Quero, Francisco Javier Ríos Gómez, Francisco Javier Martín Reyes, J Rodríguez
págs. 495-496
Implementación VHDL de un algoritmo de detección del Pitch
J Rodríguez, Francisco Javier Ríos Gómez, Rafael Escaño Quero, Francisco Javier Martín Reyes
págs. 497-498
Interacción diseño-test en la síntesis de circuitos integrados VLSI
Carlos Jesús Jiménez Fernández, Santiago Sánchez Solano, L. Suárez, J.M.l Mora
págs. 499-500
págs. 501-502
Contador microelectrónico de aguas in situ
Alfonso Gago Bohorquez, J.A. Hidalgo, Juan López Gómez, M.J. Martín, J. Botín, O. Oballe
págs. 503-504
Un multiplicador analógico CMOS de cuatro cuadrantes
J. F. Martin, Francisco Javier Ríos Gómez, Rafael Escaño Quero, J Rodríguez
págs. 505-506
Generación automática de módulos multiplicadores en síntesis lógica
A. Cosgaya, María de Mar Martínez Solórzano, Salvador Bracho
págs. 507-508
págs. 509-510
págs. 511-513
págs. 514-519
Generador de ecos analógico-digital
J.M. Castro, R. Castanedo, T. Cepeda, José Ángel García García, P. Pérez, R. Resines, Eugenio Villar Bonet
págs. 520-521
IDeAS: de la arquitectura de procesadores al silicio
Juan Goicolea, María Ángeles Salas, Serafín Olcoz Yanguas, Denis Navarro, Armando Roy Yarza
págs. 527-532
Circuito integrado de potencia aplicado a convertidores de tensión
L. Álvarez Barcia, J.M. Gras Treviño, C. Quiñones de la Guia, Pedro Werheit
págs. 533-537
© 2001-2024 Fundación Dialnet · Todos los derechos reservados