Presentamos en este trabajo el estudio, diseño y realización física de un conversor D/A CMOS de 12 bits de bajo coste en área de silicio y bajo consumo, para aplicaciones en prototipos portátiles. Está basado en un modelo que combina un escalado en tensiones con un escalado de cargas permitiendo por un lado monotonicidad y sencillez junto con una buena linealidad, y un circuito reducido de selección. Ha sido realizado en full-custom a partir del proceso Mietec de 2.4μm. Se presentan los resultados de la validación del conversor a nivel de layout y un análisis de su performance en cuanto a consideraciones de precisión.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados