En este trabajo presentamos una arquitectura para el cómputo de la Transformada Rápida de Fourier Compleja (FFTC) con un nuevo método de direccionamiento. Reduce los requerimientos de memoria de datos y los de la memoria para los factores trigonométricos (tabulados). El procesador se ha segmentado alcanzando un compromiso entre rapidez y reutilización de recursos de cálculo, obteniéndose un cauce sin ciclos muertos.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados