La importancia de los sistemas con control distribuido aumenta cuando crece el tamaño del sistema a diseñar y su velocidad. En este trabajo se estudian las técnicas de descripción en VHDL de los mecanismos de comunicación entre módulos de un sistema con control distribuido, presentándose las descripciones VHDL sintetizables de diferentes mecanismos, así como su comparación mediante ejemplos, con sistemas con control central.
High speed systems: into the 21st Century
págs. 3-3
págs. 4-4
págs. 5-5
págs. 9-17
Especificaciones de alto nivel usando VHDL
José Manuel Mendías Cuadros, Román Hermida Correa, Rafael Aurelio Moreno Vozmediano, M. Fernández, P. Rupérez Arribas
págs. 18-23
Sistema inteligente de exploración RT: Aplicaciones a la síntesis de sistemas
R. Tabuenca, Eugenio Villar Bonet, Pablo Pedro Sánchez Espeso
págs. 24-29
Descripción de sistemas con múltiples unidades de control en VHDL
Isabel Hidalgo, Eugenio Villar Bonet, Pablo Pedro Sánchez Espeso
págs. 30-35
págs. 39-44
Implementación digital de un controlador difuso SISC
Carlos Jesús Jiménez Fernández, Santiago Sánchez Solano, Ángel Barriga Barros, José Luis Huertas Díaz
págs. 45-50
Implementación mixta analógico-digital de modelos de redes neuronales artificiales
J. M. Moreno, F. Castillo, Jordi Madrenas Boadas, Joan Cabestany Moncusí
págs. 51-56
Implementación de una FAM programable mediante FPGA's
Mario Reyes de los Mozos, Elena Valderrama Vallès, Takeshi Yamakawa
págs. 57-61
págs. 65-74
págs. 75-76
Diseño e implementación de ASICS utilizando como paso intermedio dispositivos de lógica programable
Carlos Amuchastegui Uriarte, F. Aritzi, J. J. Sánchez, J. M. Pérez Toca, J. Gracia
págs. 77-78
págs. 79-80
Un algoritmo para el análisis simbólico de circuitos integrados analógicos de gran tamaño
Francisco V. Fernández Fernández, P. Wambacq, W. Sansen, Miguel A. Rodríguez Vázquez
págs. 83-88
Un método de estimación de área en síntesis de alto nivel
Hortensia Mecha López, María Inés Fernández Camacho, Julio Septién del Castillo, Román Hermida Correa, R. Moreno
págs. 89-94
págs. 95-98
págs. 99-102
Análisis y modelación de accoplamientos parásitos a través de sustrato en circuitos CMOS
Xavier Aragonès Cervera, Rachel F. Moll, Miquel Roca Adrover, Antonio Rubio
págs. 105-110
Diseño para testabilidad de estructuras bicuadráticas
Diego Vázquez García de la Vega, Adoración Rueda Rueda, José Luis Huertas Díaz
págs. 111-116
págs. 117-122
Estudio de divisores analógicos CMOS para controladores difusos
Iluminada Baturone Castillo, Santiago Sánchez Solano, Ángel Barriga Barros, José Luis Huertas Díaz
págs. 125-130
Circuitos CMOS para adaptación de funciones de pertenencia en chpis "Neuro-Fuzzy"
Fernando Vidal Verdú, Bernabe Linares Barranco, Ángel Benito Rodríguez Vázquez
págs. 131-136
Bloques básicos en modo de corriente para el diseño de redes neuronales caóticas
Manuel Delgado Restituto, Rafael López de Ahumada Gutiérrez, Ángel Benito Rodríguez Vázquez
págs. 137-142
Simulación de fuentes de tráfico ATM mediante lenguaje Verilog HDL
Alfonso González Imbroda, A. Torres-Ruiz, Antonio Díaz Estrella, A. Jurado, Juan Ramón Heredia Larrubia
págs. 145-150
Aspectos críticos de un controlador para ATM y AAL
José M. Tapia, J. Carlos Calderón, Enric Corominas, Luis París García
págs. 151-156
Multicontrolador de canales HDLC para aplicaciones de RDSI: ASIC L2RP
A. Fernández León, A. López Alonso, G. López Alonso, F. Moreno Gómez
págs. 157-162
Técnica de recuperación de reloj en transmisión digital en modo ráfaga para sistemas de fibra óptica: ASIC CPC
Fernando Herrerías Martín, Charles A. Eldering, Raquel Martín Gómez, P. J. García Arribas
págs. 163-168
págs. 171-176
págs. 177-182
págs. 183-188
págs. 209-211
págs. 212-213
págs. 214-215
Simulación numérica de un dispositivo electrónico: aplicación a estructuras PNPN
págs. 216-217
Compilación de células en tecnología GaAs
J. A. Montiel, Valentín de Armas Sosa, Roberto Sarmiento, A. Núñez
págs. 221-226
GELSA: una herramienta para el layout automático de circuitos analógicos
Juan A. Prieto, Adoración Rueda Rueda, José María Quintana Toledo, José Luis Huertas Díaz
págs. 227-231
págs. 232-238
Modelos de retraso dinámicos para puertas estáticas CMOS: (basados en la propagación de pulsos)
Manuel Jesús Bellido Díaz, Antonio José Acosta Jiménez, R. Núñez, Ángel Barriga Barros, Manuel Valencia Barrero
págs. 239-244
El proceso didáctico microprogramable ILA9200
Manel Moré, Eduard Lecha, Fernando Rincon Calle, Xavier Formatje, Lluís Terés Terés, Teresa Osés, Jordi Aguiló Llobet
págs. 247-250
págs. 251-254
págs. 255-259
Sistema de adquisición basado en frecuencímetro
J. F. Delgado, José Alberto Rabadán Borges, J. A. Montiel, Roberto Sarmiento
págs. 260-265
Puentes en circuitos CMOS secuenciales: su irredundancia no implica testabilidad por IDDQ
págs. 269-274
págs. 275-280
Sensor BIC con tensión de referencia implícita: una nueva posibilidad para el test por corriente
págs. 281-286
págs. 287-292
págs. 295-296
Arquitectura VLSI para la síntesis digital directa de frecuencias
Manuel C. Rodríguez, César Sánz Alvaro, Juan M. L. Navarro, Juan M. Meneses Chaus
págs. 297-298
Implementación analógica de un circuito generador de funciones no lineales tipo sigmoides
M. A. Cabrera-Pinto, José Alberto Rabadán Borges, C. Santana, Jose Francisco López Feliciano
págs. 299-300
págs. 301-304
págs. 307-312
págs. 313-318
Análisis de la actividad nodal en circuitos digitales CMOS: estimación del consumo
págs. 319-324
Integración del análisis y mejora de la testabilidad en una herramienta de SAN
Katzalin Olcoz, Francisco Tirado Fernández, Hortensia Mecha López, Daniel Mozos Muñoz, José Manuel Mendías Cuadros
págs. 325-330
págs. 333-338
págs. 339-344
Efectos de la radiación en tecnologías digitales CMOS
E. García, Benjamín Iñiguez Nicolau, Miquel Roca Adrover, S. Sureda, J. Segura
págs. 345-350
Lazo codificador para un sistema MPEG-2 en tiempo real
J.M. Fernández, Sadot Alexandres Fernández, César Sánz Alvaro, Juan M. Meneses Chaus
págs. 353-358
Realización sobre FPGAs del módulo de decisión para la DCT en MPEG
César Sánz Alvaro, José M. Fernández, Sadot Alexandres Fernández, Juan M. Meneses Chaus
págs. 359-364
Implementación del operador de Sobel en un circuito integrado de aplicación específica
Montserrat Bóo Cepeda, Elisardo Antelo Suárez, Javier Díaz Bruguera
págs. 365-370
Circuitos integrados de comunicación serie para adquisición de datos
Gerardo Aranguren Aramendia, José Luis Martín, Luis A. L. Nozal
págs. 371-375
Caracterización de convertidores A/D y D/A a partir de modelos con descripción estadística
Eduardo Jose Peralias Macias, Adoración Rueda Rueda, José Luis Huertas Díaz
págs. 379-384
Análisis de sensibilidad en filtros de corrientes conmutadas
Alberto Yúfera García, Adoración Rueda Rueda, José Luis Huertas Díaz
págs. 385-390
Filtros VLSI en modo de corriente usando convectores
Santiago Celma, Inmaculada Gutiérrez, Pedro Antonio Martínez Martínez
págs. 391-396
Distorsión armónica en moduladores SC Sigma-Delta
Fernando Manuel Medeiro Hidalgo, Belén Pérez Verdú, Miguel A. Rodríguez Vázquez, José Luis Huertas Díaz
págs. 397-401
Realización de un procesador FFT en tecnología GaAs
Roberto Sarmiento, R. Esper Chaín, Jose Francisco López Feliciano, Valentín de Armas Sosa
págs. 405-411
Unidad artimético lógica de la arquitectura SPARC a 300 MHz
Valentín de Armas Sosa, J. Francisco López de la Peña Saldías, J. A. Montiel, Roberto Sarmiento
págs. 417-422
págs. 423-428
págs. 431-433
Convertidor A/D flash CMOS de alta velocidad y área reducida: propuesta de arquitectura y optimización
J. San José, Jordi Madrenas Boadas, J. M. Moreno, Joan Cabestany Moncusí
págs. 434-435
págs. 436-437
Una herramienta para la simulación del desapareamiento en circuitos analógicos
Rafael Rodríguez Macías, Miguel A. Rodríguez Vázquez, Francisco V. Fernández Fernández, José Luis Huertas Díaz
págs. 441-446
Normalización de señales multidimensionales usando circuitos CMOS en modo de corriente
Fernando Vidal Verdú, Bernabe Linares Barranco, Ángel Benito Rodríguez Vázquez
págs. 447-450
Circuito CMOS de control automático de ganancia (AGC) 0/60 dB de bajo consumo y alto rango dinámico
Raquel Pérez-Aloe Valverde, José María Valverde Valverde, Juan Francisco Duque Carrillo
págs. 451-456
Simulación de impedancias: realización MOSFET-C de una autoinducción
Luis Serrano Arriezu, Alfonso Carlosena García, Rafael Cabeza Laguna
págs. 457-461
págs. 465-470
págs. 471-476
Diseño eficiente de un elemento-C de Muller basado en puertas umbral CMOS
José María Quintana Toledo, Adoración Rueda Rueda, María José Avedillo de Juan, M.C. Baena
págs. 477-481
págs. 485-490
ENERCHIP: circuito integrado para control energético
págs. 491-496
C. Ruiz, Amaya Ibarra, J.L. Canales Muñoz, Carlos Amuchastegui Uriarte, F. Uranga, G. Álvarez, J.L. Salazar
págs. 497-501
Estrategia de dimensionado para matrices de memorias ROM en Arseniuro de galio
Jose Francisco López Feliciano, J. A. Montiel, Roberto Sarmiento, A. Núñez
págs. 505-510
págs. 511-516
Implementación de FIFOs mediante arquitecturas lineales autotemporizadas VLSI
Antonio José Acosta Jiménez, Manuel Jesús Bellido Díaz, Ángel Barriga Barros, Manuel Valencia Barrero
págs. 517-522
Plegado óptimo de PLAs mediante satisfactoriedad booleana
M.P. Parra, María José Avedillo de Juan, José María Quintana Toledo
págs. 523-528
AutCel: un circuito integrado para cifrado continuo basado en autómatas celulares
Diego Santos, Alberto Muñoz, Ángela Martín, Juan M. Meneses Chaus
págs. 531-535
Sistema de reconocimiento de habla en tiempo real para PC basado en circuitos ASIC
J.M. Fernández, F. Moreno, Sadot Alexandres Fernández, Juan M. Meneses Chaus
págs. 536-541
págs. 542-546
Un estudio sobre circuitos segmentados en FPGAs
Eduardo Boemo Scalvinoni, Guillermo González de Rivera, Sergio López Buedo, Juan M. Meneses Chaus
págs. 549-554
págs. 555-560
págs. 561-566
Módulo reconfigurable basado en FPGA
Carlos Betancor Martín, Margarita L. Marrero Martín, Aurelio Vega Martínez
págs. 567-571
págs. 575-576
págs. 577-578
págs. 579-580
págs. 581-586
© 2001-2024 Fundación Dialnet · Todos los derechos reservados