Periodo de publicación recogido
|
|
|
Accurate Small-Signal Modeling of FD-SOI MOSFETs
Masahide Goto, K. Ueda, T. Kihara, T. Matsuoka, G. Kim, Y. Shimizu, B. Murakami
IEICE transactions on electronics, ISSN 0916-8524, Vol. 89, Nº 4, 2006, pág. 517
Prospects and Problems in Fabrication of MgB~2 Josephson Junctions (INVITED)
K. Ueda, M. Naito
IEICE transactions on electronics, ISSN 0916-8524, Vol. 88, Nº 2, 2005, pág. 226
Ultra Low Power Operation of Partially-Depleted SOI/CMOS Integrated Circuits
T. Hirota, Y. Wada, J. Takasoh, K. Kubo, K. Mashiko, K. Ueda, T. Yoshimura
IEICE transactions on electronics, ISSN 0916-8524, Vol. 83, Nº 11, 2000, págs. 1697-1704
A CAD-Compatible SOI-CMOS Gate Array Using 0.35 µm Partially-Depleted Transistors
K. Ueda
IEICE transactions on electronics, ISSN 0916-8524, Vol. 83, Nº 2, 2000, págs. 205-211
SOI/CMOS Circuit Design for High-Speed Communication LSIs
K. Ueda
IEICE transactions on electronics, ISSN 0916-8524, Vol. 80, Nº 7, 1997, págs. 886-892
Esta página recoge referencias bibliográficas de materiales disponibles en los fondos de las Bibliotecas que participan en Dialnet. En ningún caso se trata de una página que recoja la producción bibliográfica de un autor de manera exhaustiva. Nos gustaría que los datos aparecieran de la manera más correcta posible, de manera que si detecta algún error en la información que facilitamos, puede hacernos llegar su Sugerencia / Errata.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados