Periodo de publicación recogido
|
|
|
A PC-Based Logic Simulator Using a Look-Up Table Cascade Emulator
Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
IEICE transactions on fundamentals of electronics, communications and computer, ISSN 0916-8508, Vol. 89, Nº 12, 2006, págs. 3471-3481
Compact Numerical Function Generators Based on Quadratic Approximation: Architecture and Synthesis Method
Shinobu Nagayama, Tsutomu Sasao, J. Butler
IEICE transactions on fundamentals of electronics, communications and computer, ISSN 0916-8508, Vol. 89, Nº 12, 2006, págs. 3510-3518
Exact Minimization of FPRMs for Incompletely Specified Functions by Using MITBDDs
Debatosh Debnath, Tsutomu Sasao
IEICE transactions on fundamentals of electronics, communications and computer, ISSN 0916-8508, Vol. 88, Nº 12, 2005, págs. 3332-3341
A Desing Algorithm for Sequential Circuits Using LUT Rings
Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
IEICE transactions on fundamentals of electronics, communications and computer, ISSN 0916-8508, Vol. 88, Nº 12, 2005, págs. 3342-3350
Fast Boolean Matching under Permutation by Efficient Computation of Canonical Form
Debatosh Debnath, Tsutomu Sasao
IEICE transactions on fundamentals of electronics, communications and computer, ISSN 0916-8508, Vol. 87, Nº 12, 2004, págs. 3134-3140
Compact Representations of Logic Functions Using Heteroneneous MDDs
Shinobu Nagayama, Tsutomu Sasao
IEICE transactions on fundamentals of electronics, communications and computer, ISSN 0916-8508, Vol. 86, Nº 12, 2003, págs. 3168-3175
Esta página recoge referencias bibliográficas de materiales disponibles en los fondos de las Bibliotecas que participan en Dialnet. En ningún caso se trata de una página que recoja la producción bibliográfica de un autor de manera exhaustiva. Nos gustaría que los datos aparecieran de la manera más correcta posible, de manera que si detecta algún error en la información que facilitamos, puede hacernos llegar su Sugerencia / Errata.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados